1.简介逐次逼近型模数转换器(Successive Approximation Register ADC,SAR ADC)是一种通过逐次比较实现模拟信号数字化的高精度转换器。其核心工作原理基于二分法搜索:初始化时,SAR逻辑设定最高位(MSB)为1,其余位为0,通过内部数模转换器(DAC)生成对应模拟电压,与输入信号比较。若DAC输出高于输入,则该位复位为0;反之保留为1。此过程逐次迭代至最低位(LSB),最终输出数字码。2.关键结构组件采样保持电路(S/H):确保转换期间输入信号稳定。比较器:执行模拟电压的实时比较。电容阵列DAC:将数字码转换为精确的模拟参考电压。SAR控制逻辑:管理逐次逼近的时序与决策流程。时钟模块:同步各环节操作。
1.简介噪声整形SAR ADC(Noise-Shaping Successive Approximation Register Analog-to-Digital Converter)是一种融合了逐次逼近(SAR)结构与噪声整形(Noise Shaping)技术的新型模数转换器架构。该架构旨在在保持SAR ADC低功耗、结构简单、转换速度快等优势的基础上,进一步提高其分辨率和动态性能。噪声整形技术通过在模数转换过程中引入反馈环路,有效地将量化噪声从感兴趣的频带内推移到高频,从而在带内实现信噪比(SNR)和有效位数(ENOB)的显著提升。相比传统SAR ADC,噪声整形SAR ADC能够在中等采样率下达到更高的精度,非常适合应用于高性能传感器接口、音频信号处理、工业测量和医疗电子等领域。随着低功耗高精度应用需求的持续增长,噪声整形SAR ADC正逐步成为下一代通用型高性能ADC的重要研究方向。2.模块框图3. 技术规格采样率:5M/s噪声整形后有效位数(ENOB)=12.0598bit声整形后信噪失真比(SNDR)=74.3545dB噪声整形后无杂散动态范围(SFDR)=84.2918d