IP核

睿思芯科「灵羽」高性能 RISC-V 处理器

时间:2025-04-23作者:编辑:审核:阅读:218

1. 功能描述

「灵羽」是睿思芯科推出的全栈开源高性能 RISC-V 处理器,定位服务器与边缘计算场景,核心设计围绕通用计算+AI加速融合展开:

  • 全栈开源RTL代码(CPU 集群、AI 加速单元、片上网络)、验证平台、工具链(含RISC-V GCC 优化版)均以 Apache 2.0 协议开放,支持高校、企业深度定制。

  • 异构架构32 核通用 CPU6 发射乱序执行)+8 核智算 LPU(专用 AI 加速),单核 SPECint2006  16/GHz3GHz 主频),集群提供 512 TOPS INT8 算力(LPU协同)。

  • 生态原生:原生支持 Linux 6.6openKylin服务器版,兼容 x86 应用(通过二进制翻译),适配 TensorFlowPyTorch等框架(RVV矢量指令优化)。

  • 低功耗设计:动态功耗分区+DVFS32核满载功耗280W,低于同性能 x86 芯片30%


2. 可交付清单

「灵羽」提供开源 + 定制化双模式交付,核心资源包括:

开源部分

    • RTL 代码:通用CPU 核、LPU 加速单元、DDR5 控制器、片上网络(NoC)完整代码,支持 7nm/5nm 工艺集成。

    • 验证平台:基于 UVM 的测试用例、FPGA 原型设计(Xilinx Virtex UltraScale+)、敏捷开发框架(含功耗分析工具)。

    • 工具链RISC-V GCC 13.2(灵羽专属优化)、仿真脚本、性能计数器驱动。

    商业授权

    • IP :加密RTL、时序库、物理设计脚本(支持台积电 / 中芯国际工艺)。

    • 定制服务DSA 指令扩展设计、多核调试支持、量产测试方案(如 ECC 校验、温度监控)。

    技术文档

    • 架构手册:流水线设计、缓存一致性协议(MESI)、AI 加速单元接口规范。

    • 用户指南SoC 集成指南、性能调优手册、故障排查案例。

    生态支持

    • 参考设计:服务器主板原理图、BMC 固件(IPMI 协议)、openKylin 系统镜像。

    • 适配案例:阿里云数据库加速模块(性能提升 270%)、自动驾驶感知算法部署。


3. 技术规格与参数