该IP的GDDR7 PHY完全符合JEDEC GDDR7标准,支持高达32Gbps的PAM3 GDDR7。在PAM3模式下,每个字节由十个DQ信号和一个DQE信号组成,同时GDDR7还支持NRZ IO信号模式以实现低功耗运行。
该IP GDDR7 PHY每引脚速度高达32Gbps,每个存储设备的最大带宽可达128Gbps。该PHY支持先进的FinFET工艺节点,以满足高端客户的集成需求。
该GDDR7 IP已设计完成,已经进行硅验证;
高带宽、支持所有先进工艺(从14/12nm到3nm);
提供封装和PCB服务,支持高达32Gbps的速率;
全方位支持:IP集成、封装/测试、系统优化和生产支持。
GDDR7数据速率高达32Gbps
GDDR6数据速率高达20Gbps
支持PAM3/NRZ兼容
驱动强度和ODT自动校准
PHY独立自动/手动 Command/Address training
PHY独立自动 ERR training
PHY独立自动/手动 Read training
PHY独立RX VREF training
PHY独立自动/手动 Write training
支持自定义和LFSR training
支持RCK单端或差分端
支持ERR信号通信功能
支持突发长度:16个符号(PAM3)或32个(NRZ)
支持读/写 CRC、CA奇偶校验
支持读取和写入延迟配置
支持每比特TX和RX数据相位调整
内置高性能低抖动PLL
支持温控自刷新率
支持片上ECC,可报告错误严重性
支持动态Read/Write training,具有自动刷新同步功能
支持动态电压/温度跟踪校准
支持4通道/2通道模式配置
数据输入支持Rx DFE均衡技术,可配置每个引脚Receiver特性
支持Tx De-emphasis EQ和Rx DFE EQ,以提高信号完整性
支持独立的TX/RX/CMD延迟线
支持FR4 PCB材料
可选封装/PCB设计和SI/PI分析服务
LEF
布局布线abstracts
GDSII文件
LVS网表
IO的HSPICE仿真网表(可选)
数据手册、应用说明
硅片验证和ESD测试结果
PCB参考设计和封装电气模型(可选)
文档